SÁCH - Ngôn ngữ VHDL để thiết kế vi mạch (Nguyễn Quốc Tuấn) Full
Các ngôn ngữ tổng hợp phần cứng ra đời đã mở ra môi trường mới trong lĩnh vực thiết kế hệ thống số. Tiến trình thiết kế thực hiện theo các bước: lập ý tưởng thiết kế, thiết kế hành vi, thiết kế dòng dữ liệu, thiết kế luận lý, thiết kế vật lý và chế tạo mạch. Theo quan điểm của người thiết kế, giai đoạn thiết kế là hoàn tất khi ý tưởng được chuyển thành các cấu trúc luận lý. Công việc còn lại như tối ưu mạch, placement, routing được thực hiện bằng máy tính nên nhanh hơn con người rất nhiều. Bằng ngôn ngữ thiết kế phần cứng, người lập trình mô tả hoạt động của mạch số. Công cụ tổng hợp sẽ tự động chuyển qua các giai đoạn, kiểm tra ngõ ra của từng giai đoạn, cuối cùng cho ra kết quả là những mạch điện cụ thể trên công nghệ đã chọn. Hiện nay, công nghệ vi điện tử phát triển nhanh, mạch tích hợp tăng từ kích thước nhỏ tới rất lớn với hàng triệu transistor trên một chip. Các vi mạch ứng dụng đặc biệt được thiết kế bằng phương pháp standard cells và Mask - Programmable Gate Arrays (MPGAs) có chi phí ban đầu cao, thời gian sản xuất mất vài tháng dẫn đến giá đơn vị sản phẩm cao trừ phi được sản xuất với số lượng lớn. Field - Programmable Gate Arrays (FPGAs) cho phép khắc phục nhược điểm này, nó có thể được chế tạo ngay và giá thành sản phẩm rất thấp. FPGAs là thiết bị có cấu trúc logic được lập trình trực tiếp mà không cần sử dụng bất kỳ một công cụ chế tạo mạch tích hợp nào. FPGAs được trình bày trong một chương của cuốn tài liệu này.
Các ngôn ngữ tổng hợp phần cứng ra đời đã mở ra môi trường mới trong lĩnh vực thiết kế hệ thống số. Tiến trình thiết kế được thực hiện theo các bước: lập ý tưởng thiết kế, thiết kế hành vi, thiết kế dòng dữ liệu, thiết kế luận lý, thiết kế vật lý và chế tạo mạch.Chương 1: Trình bày khái niệm về môi trường thiết kế phần cứng. Phần này vẽ ra bức tranh toàn cảnh về ngôn ngữ mô tả phần cứng, quá trình mô phỏng phần cứng , tổng hợp phần cứng, kiểm tra kết quả ở các giai đoạn, các loại ngôn ngữ, đặc điểm của VHDL và một số công cụ phần mềm của các hãng.Chương 2: Mô tả phương pháp luận thiết kế. Phần này nêu bật ý nghĩa Topdown design là gì, quá trình thiết kế được tiến hành tuần tự như thế nào? đưa ra ví dụ thiết kế vi mạch cộng tuần tự 8 bit để minh hoạ phương pháp luận Top-down design ttrong môi trường ngôn ngữ VHDL.Chương 3: Từ VHDL đến phần cứng . Mô tả câu lệnh của ngôn ngữ sẽ tạo ra phần cứng như thế nào .Chương 4: Từ phần cứng đến VHDL, mô tả mối quan hệ ngược lại , cấu trúc phần cứng sẽ được ngôn ngữ mô tả như thế nào. Nắm vững hai chương 3,4 người đọc sẽ nắm vững kỹ xảo trong môi trường thiết kế phần cứng.Chương 5: Giới thiệu về công nghệ FPGA: Nội dung phần này tóm lược một số giải thuật lý thuyết về các giai đoạn thiết kế vật lý như ánh xạ công nghệ Placement, Rountings và các đặc điểm công nghệ FPGA. phần này tập trung xem xét cấu trúc của FPGAs của hãng Xilinx.Chương 6: Các ví dụ thiết kế CPU . Ttình bày minh hoạ thiết kế CPU 8 bit đơn giản được thực hiện như thế nào trong ngôn ngữ VHDL . quá trình biên dịch và mô phỏng trong môi trường MAX+PLUS II sẽ tạo ra MCU có CPU 8 bit, SRAM 256 Byte, hai cổng xuất nhập.
ĐẶT MUA SÁCH NGÔN NGỮ VHDL NGAY TẠI ĐÂY > > >
LINK 3 - TÌM KIẾM SÁCH/TÀI LIỆU ONLINE (GIÁ ƯU ĐÃI NHẤT)
LINK 4 - TÌM KIẾM SÁCH/TÀI LIỆU ONLINE (GIÁ ƯU ĐÃI NHẤT)
Các ngôn ngữ tổng hợp phần cứng ra đời đã mở ra môi trường mới trong lĩnh vực thiết kế hệ thống số. Tiến trình thiết kế thực hiện theo các bước: lập ý tưởng thiết kế, thiết kế hành vi, thiết kế dòng dữ liệu, thiết kế luận lý, thiết kế vật lý và chế tạo mạch. Theo quan điểm của người thiết kế, giai đoạn thiết kế là hoàn tất khi ý tưởng được chuyển thành các cấu trúc luận lý. Công việc còn lại như tối ưu mạch, placement, routing được thực hiện bằng máy tính nên nhanh hơn con người rất nhiều. Bằng ngôn ngữ thiết kế phần cứng, người lập trình mô tả hoạt động của mạch số. Công cụ tổng hợp sẽ tự động chuyển qua các giai đoạn, kiểm tra ngõ ra của từng giai đoạn, cuối cùng cho ra kết quả là những mạch điện cụ thể trên công nghệ đã chọn. Hiện nay, công nghệ vi điện tử phát triển nhanh, mạch tích hợp tăng từ kích thước nhỏ tới rất lớn với hàng triệu transistor trên một chip. Các vi mạch ứng dụng đặc biệt được thiết kế bằng phương pháp standard cells và Mask - Programmable Gate Arrays (MPGAs) có chi phí ban đầu cao, thời gian sản xuất mất vài tháng dẫn đến giá đơn vị sản phẩm cao trừ phi được sản xuất với số lượng lớn. Field - Programmable Gate Arrays (FPGAs) cho phép khắc phục nhược điểm này, nó có thể được chế tạo ngay và giá thành sản phẩm rất thấp. FPGAs là thiết bị có cấu trúc logic được lập trình trực tiếp mà không cần sử dụng bất kỳ một công cụ chế tạo mạch tích hợp nào. FPGAs được trình bày trong một chương của cuốn tài liệu này.
Các ngôn ngữ tổng hợp phần cứng ra đời đã mở ra môi trường mới trong lĩnh vực thiết kế hệ thống số. Tiến trình thiết kế được thực hiện theo các bước: lập ý tưởng thiết kế, thiết kế hành vi, thiết kế dòng dữ liệu, thiết kế luận lý, thiết kế vật lý và chế tạo mạch.Chương 1: Trình bày khái niệm về môi trường thiết kế phần cứng. Phần này vẽ ra bức tranh toàn cảnh về ngôn ngữ mô tả phần cứng, quá trình mô phỏng phần cứng , tổng hợp phần cứng, kiểm tra kết quả ở các giai đoạn, các loại ngôn ngữ, đặc điểm của VHDL và một số công cụ phần mềm của các hãng.Chương 2: Mô tả phương pháp luận thiết kế. Phần này nêu bật ý nghĩa Topdown design là gì, quá trình thiết kế được tiến hành tuần tự như thế nào? đưa ra ví dụ thiết kế vi mạch cộng tuần tự 8 bit để minh hoạ phương pháp luận Top-down design ttrong môi trường ngôn ngữ VHDL.Chương 3: Từ VHDL đến phần cứng . Mô tả câu lệnh của ngôn ngữ sẽ tạo ra phần cứng như thế nào .Chương 4: Từ phần cứng đến VHDL, mô tả mối quan hệ ngược lại , cấu trúc phần cứng sẽ được ngôn ngữ mô tả như thế nào. Nắm vững hai chương 3,4 người đọc sẽ nắm vững kỹ xảo trong môi trường thiết kế phần cứng.Chương 5: Giới thiệu về công nghệ FPGA: Nội dung phần này tóm lược một số giải thuật lý thuyết về các giai đoạn thiết kế vật lý như ánh xạ công nghệ Placement, Rountings và các đặc điểm công nghệ FPGA. phần này tập trung xem xét cấu trúc của FPGAs của hãng Xilinx.Chương 6: Các ví dụ thiết kế CPU . Ttình bày minh hoạ thiết kế CPU 8 bit đơn giản được thực hiện như thế nào trong ngôn ngữ VHDL . quá trình biên dịch và mô phỏng trong môi trường MAX+PLUS II sẽ tạo ra MCU có CPU 8 bit, SRAM 256 Byte, hai cổng xuất nhập.
ĐẶT MUA SÁCH NGÔN NGỮ VHDL NGAY TẠI ĐÂY > > >
LINK 3 - TÌM KIẾM SÁCH/TÀI LIỆU ONLINE (GIÁ ƯU ĐÃI NHẤT)
LINK 4 - TÌM KIẾM SÁCH/TÀI LIỆU ONLINE (GIÁ ƯU ĐÃI NHẤT)

%20(1).png)

.png)
Không có nhận xét nào: